# 静态时序分析基础

电工电子工程基础II

# 内容

- 同步路径
- 外部同步路径
- 多周期
- 编译工具中的时序约束和分析

## 静态时序分析

- 什么是时序分析
  - Quartus和Vivado中均有时序分析器
    - 帮助分析和验证一个编译完成的设计是否符合时序要求
      - 所有的数据路径都会按照对应的约束被分析
      - 整个设计必须符合时序要求
    - 指导编译过程编译出符合要求的结果

### 同步路经

• FPGA中逻辑的一般结构、建立和保持时间



#### • 一些术语:

- 源寄存器
- 目的寄存器
- 启动沿、启动沿时刻
- 锁存沿、锁存沿时刻
- 建立时间、保持时间
- 数据到达时刻
- 建立时刻要求、保持时刻要求
- 建立时间裕量、保持时间裕量



• 数据到达时刻

$$T_{D\!A0} = T_0 + T_{clk0} + T_{co} + T_{data}$$

$$T_{DA1} = T_1 + T_{clk0} + T_{co} + T_{data}$$



• 建立时刻要求

$$T_{DR,SU} = T_1 + T_{clk1} - T_{SU}$$

• 保持时刻要求

$$T_{DR,H} = T_1 + T_{clk1} + T_H$$



### • 建立时间裕量

$$\begin{split} T_{SU,slack} &= T_{DR,SU} - T_{DA0} \\ &= \left( T_1 + T_{clk1} - T_{SU} \right) - \left( T_0 + T_{clk0} + T_{co} + T_{data} \right) \\ &= T_P + \left( T_{clk1} - T_{clk0} \right) - T_{SU} - T_{co} - T_{data} \end{split}$$

#### • 保持时间裕量

$$\begin{split} T_{H,slack} &= T_{DA1} - T_{DR,H} \\ &= \left( T_1 + T_{clk0} + T_{co} + T_{data} \right) - \left( T_1 + T_{clk1} + T_H \right) \\ &= - \left( T_{clk1} - T_{clk0} \right) - T_H + T_{co} + T_{data} \end{split}$$



#### • 两个裕量

- 建立时间要求数据不能出现得太晚,而保持时间则要求数据不能 变化得太早。
- 当一个包含时序约束的设计综合实现完成时,所有上述时间的最坏情况也就确定了,如有需要,时序分析器会自动地获取这些时间参数,帮我们分析所有路径的建立时间裕量和保持时间裕量。

# 异步路径

### • FPGA内的异步路径

- 异步复位
- 异步复位过程虽不需要时钟参与,但并不是完全与时钟无关,在时钟上升沿附近,异步复位信号也是必须保持不变的,这点很像数据的建立和保持时间
- 于是,类比地,在时钟有效沿之前异步信号必须保持稳定的最小时间称为**恢复时间**(Recovery Time);在时钟有效沿之后异步信号必须保持稳定的最小时间称为**移除时间**(Removal Time)
- 异步路径的具体分析过程,与同步路径分析几乎完全一样,恢复时间和移除时间的裕量也是时序分析器会自动地帮我们分析的

- 外部同步路径
  - FPGA与外部同步接口的外设的连接路径
    - 并行ADC、DAC
    - SSRAM SDRAM
  - FPGA内部的时序关系,时序分析器知道,它会帮我们计算分析
  - FPGA和外部电路接口构成的路径,时序分析器不知道,需要我们通过时序约束命令告知时序分析器
    - 外部同步路径包括同步输入和同步输出

#### • 外部同步输入







- 外部同步输入的裕量
  - 建立时间:
    - $T_{SU,slack} = (T_1 + T_{clk1} T_{SU}) (T_0 + T_{clk0} + T_{DO} + T_{wire})$   $= T_P T_{SU} (T_{clk0} + T_{DO} + T_{wire} T_{clk1})$
  - 括号内为外部时间

    - $\bullet \quad T_{input delay, \max} = T_{clk0, \max} + T_{DO, \max} + T_{wire, \max} T_{clk1, \min}$



Twire Tsu,slack Tsu Th Th,slack

Tdr.su

FPGA.CLK

FPGA.DIN

- 外部同步输入的裕量
  - 保持时间:
    - $T_{H,slack} = (T_1 + T_{clk0} + T_{DO} + T_{wire}) (T_1 + T_{clk1} + T_H)$   $= -T_{SU} + (T_{clk0} + T_{DO} + T_{wire} T_{clk1})$
  - 括号内为外部时间
    - 最坏情况是它取最小值,记势和 记录
    - $\bullet \quad T_{input delay, \min} = T_{clk0, \min} + T_{DO, \min} + T_{wire, \min} T_{clk1, \max}$



Tdr.su

Tda1

FPGA.DIN

• 外部同步输出



- 外部同步输出的裕量
  - 建立时间
    - $T_{SU,slack} = (T_1 + T_{clk1} T_{SU}) (T_0 + T_{clk0} + T_{DO} + T_{wire})$   $= T_P T_{DO} (T_{clk0} + T_{wire} + T_{SU} T_{clk1})$
  - 括号内为外部时间
    - 最坏情况是它取最大值,记:
    - $\qquad T_{output delay, \max} = T_{clk0, \max} + T_{wire, \max} + T_{SU, \max} T_{clk1, \min}$



- 外部同步输出的裕量
  - 保持时间

$$T_{H,slack} = (T_1 + T_{clk0} + T_{DO} + T_{wire}) - (T_1 + T_{clk1} + T_H)$$

$$= T_{DO} + (T_{clk0} + T_{wire} - T_H - T_{clk1})$$

- 括号内为外部时间
  - 最坏情况是它取最小值,记:
  - $T_{outputdelay, min} = T_{clk0, min} + T_{wire, min} T_{H, max} T_{clk1, max}$



## 多周期路径

- 多周期路径
  - 带有使能控制的路径一般是多周期路径



- 内部路径的约束
  - 时钟
    - create\_clock -name < clock\_name>-period < period\_ns> [get\_ports < port\_name>]
    - eg.: create\_clock -name input\_clk -period 20.0 [get\_ports clkin]

组合逻辑

IN OU

REG1

REG0

>CLK

- 内部路径的约束
  - 多周期路径
    - 建立时间关系:
      - set\_multicycle\_path -setup -from [get\_pins <path\_to\_reg0>]
         -to [get\_pins <path\_to\_reg1>] <setup\_relation>
    - 保持时间关系:
       set\_multicycle\_path -hold -from [get\_pins <path\_to\_reg0>]
       -to [get\_pins <path\_to\_reg1>] <hold\_relation>



IN OUT

- 内部路径的约束
  - 多周期路径
    - eg.(vivado .xdc):
      - set\_multicycle\_path -from [get\_pins {inst1/q\_reg[\*]/C}]
        -to [get\_pins {inst1/data\_reg[\*]/I}] -setup -start 2
      - set\_multicycle\_path -from [get\_pins {inst1/q\_reg[\*]/C}]
        -to [get\_pins {inst1/data\_reg[\*]/I}] -hold -start 1
    - eg.(quartus .sdc):
      - set\_multicycle\_path -from [get\_pins {inst1|q[\*]}]
        -to [get\_pins {inst1|data[\*]}] -setup -start 2
      - set\_multicycle\_path -from [get\_pins {inst1|q[\*]}]
        -to [get\_pins {inst1|data[\*]}] -hold -start 1

- 外部同步路径的约束
  - 外部同步输入



- 外部同步路径的约束
  - 外部同步输出



- 时序工具和分析报告
  - Quartus
    - TimeQuest Timing Analyzer
  - Vivado
    - Timing Report

- 时序工具和分析报告
  - Vivado Timing Report

